课程内容:
第一部分 Allegro PCB SI设计流程,Topology提取及设计约束
1.Allegro PCB SI设计流程介绍
2. 基本显示功能
3. 数据库建立
4. 信号分析库介绍
5. 信号模型转化
6. Topology提取
7. 电路参数
8. 电路仿真
9. 延迟计算
10.SigXplorer工具的仿真结构
11.Solution Space分析介绍
12.定义源同步总线Topology
13.参变量 Sweep分析
14.约束文件介绍
第二 部分 串绕仿真,约束驱动布局,DRC检查和差分信号设计
1. 建造Topology
2. 耦合传输线模型
3. 串绕仿真
4.Constraint Manager 电子数据表
5.物理约束和电气约束
6. 约束驱动布局
7.利用Constraint Manager 进行DRC分析
8.布线编辑
9.仿真参数选择
10.提取Topology
11. 生成差分对
12. 指定差分对信号模型
13.差分对 Topology提取
14.差分对布线
15.后布线差分对Topology提取
|